XC7A50T-3FGG484E er optimalisert for lav effekt-applikasjoner som krever serielle transceivere, høy DSP og logikkgjennomstrømning. Gi den laveste totale materialkostnaden for høy gjennomstrømning og kostnadsfølsomme applikasjoner.
XC7A50T-3FGG484E er optimalisert for lav effekt-applikasjoner som krever serie-transceivere, høy DSP og logikkgjennomstrømning. Gi den laveste totale materialkostnaden for høy gjennomstrømning og kostnadsfølsomme applikasjoner.
Funksjonelle funksjoner
Avansert FPGA-logikk med høy ytelse basert på ekte 6-Input Lookup Table-teknologi, konfigurerbar som distribuert minne.
36 KB Dual Port Block RAM med innebygd FIFO-logikk for buffering på chip.
High Performance Selectio ™ -teknologi, som støtter DDR3 -grensesnitt opp til 1866 MB/s.
Seriell tilkobling av høy hastighet, innebygd gigabit-mottaker, med hastigheter fra 600 MB/s til opptil 6,6 GB/s og deretter til 28,05 GB/s, og gir en spesiell lav effektmodus optimalisert for chip til chip-grensesnitt.
Den brukerkonfigurerbare analoge grensesnittet integrerer en dobbel kanal 12 bit 1MSPS analog-til-digital omformer og termiske og strømsensorer på chip.
Digital signalprosessorbrikke, utstyrt med 25 x 18 multiplikatorer, 48 bits akkumulator og pre-stigediagram for høyytelsesfiltrering, inkludert optimalisert symmetrisk koeffisientfiltrering.
En kraftig klokkestyringsbrikke som kombinerer faselåste løkker og hybridmodus klokkeadministrasjonsmoduler, som er i stand til å oppnå høy presisjon og lav jitter.
PCIE Integrated Block, egnet for opptil x8 Gen3 -endepunkt- og rotportdesign.
Flere konfigurasjonsalternativer, inkludert støtte for råvarelagring, 256 bit AES-kryptering med HRC/SHA-256-godkjenning, og innebygd SEU-deteksjon og korreksjon.